[FullCustomIC] Cadence Virtuoso_Layout 기초, NOT Gate Layout
Full Custom IC/Study2024. 3. 12. 22:42[FullCustomIC] Cadence Virtuoso_Layout 기초, NOT Gate Layout

Layout 기초 ⦁ 위 사진처럼 Layout에서 소자 내부를 볼 수 있다. (단축키 : Shift + F) ⦁ nMOS 구조 : Nimp(N+ dopant), PWdummy(아무런 의미X), Oxide, Poly, Metal, Contact ⦁ pMOS 구조 : Pimp(P+ dapant), NWell, Oxide, Poly, Metal, Contact ⇒ 검은색 바탕 전체가 P-Substrate → Single Well, N-Well 공정 NOT Gate Layout ⦁ Gate Input : pMOS, nMOS Gate 연결 & Input 단자 생성 ⦁ Output : pMOS Drain, nMOS Drain 연결 & Output 단자 생성 ⦁ VDD : pMOS Source와 Body(p-sub)..

[FullCustomIC] Cadence Virtuoso_3NAND, 3NOR
Full Custom IC/Study2024. 3. 12. 14:43[FullCustomIC] Cadence Virtuoso_3NAND, 3NOR

3NAND ⦁ Truth Table VINA VINB VINC VOUT 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 @ VINA = 1, VINB = 1) VINC = 0 → VOUT = 1, VINC = 1 → VOUT = 0 ⇒ NOT과 같음(VINA=1, VINB=1 고정하고 NOT처럼 시뮬레이션) → nMOS channel Width가 1u일 때 pMOS channel Width를 찾아야한다. → pMOS w = 2.31u 3NOR ⦁ Truth Table VINA VINB VINC VOUT 0 0 0 1 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 0 @ VINA = 0, V..

[FullCustomIC] Cadence Virtuoso_NOT, 2NAND, 2NOR
Full Custom IC/Study2024. 3. 12. 00:56[FullCustomIC] Cadence Virtuoso_NOT, 2NAND, 2NOR

NOT Gate ⦁ Truth Table VIN VOUT 0 1 1 0 → nMOS channel Width가 1u일 때 pMOS channel Width를 찾아야한다. → pMOS w = 2.91u일 때, pMOS ON 전류와 nMOS ON 전류 거의 같음(VIN, VOUT 그래프 만나는 지점이 거의 중앙) (VOUT = 1 → pMOS ON, nMOS OFF) (VOUT = 0 → pMOS OFF, nMOS ON) 2NAND Gate ⦁ Truth Table VINA VINB VOUT 0 0 1 0 1 1 1 0 1 1 1 0 @ VINA = 1) VINB = 0 → VOUT = 1, VINB = 1 → VOUT = 0 ⇒ NOT과 같음(VINA = 1 고정하고 NOT처럼 시뮬레이션) → nMOS c..

image