![[FullCustomIC] Cadence Virtuoso_2NAND, 2NOR, 3NAND, 3NOR Gate Layout](https://img1.daumcdn.net/thumb/R750x0/?scode=mtistory2&fname=https%3A%2F%2Fblog.kakaocdn.net%2Fdn%2FcxW540%2FbtsF10MgiWT%2FmV3Irz0o5ojSwxgFbqHf01%2Fimg.png)
■ Finger-type : Layout 설계할 때 Gate를 병렬로 여러개로 나누는 것 1. 2NAND Gate Layout - 앞서 2NAND Gate Schematic에서 pMOS Width = 2.53u 인 것을 알아냈기 때문에 위처럼 세팅을 한다. - 위 세팅은 MOSFET 하나가 아니라 두 개를 이어붙인 세팅이다. (pMOS 하나일 때 Total Width = 2.53u) - 2개의 MOSFET을 2Finger 세팅 하지 않으면 크기가 커져 공통 단자를 묶어 2Finger로 세팅한다. Stick Diagram을 그리면 Layout을 쉽게 그릴 수 있다. (하지만 회로가 점점 복잡해지면 Stick Diagram이 오히려 어려워질 수 있어 그때는 Schematic만 보고 그리는 것이 좋다.) 2...
![[FullCustomIC] Cadence Virtuoso_NOT, 2NAND, 2NOR](https://img1.daumcdn.net/thumb/R750x0/?scode=mtistory2&fname=https%3A%2F%2Fblog.kakaocdn.net%2Fdn%2FbhLmPz%2FbtsFE6gfGHA%2Fg7e4vxGr1pfFoxkYKkOCG0%2Fimg.png)
NOT Gate ⦁ Truth Table VIN VOUT 0 1 1 0 → nMOS channel Width가 1u일 때 pMOS channel Width를 찾아야한다. → pMOS w = 2.91u일 때, pMOS ON 전류와 nMOS ON 전류 거의 같음(VIN, VOUT 그래프 만나는 지점이 거의 중앙) (VOUT = 1 → pMOS ON, nMOS OFF) (VOUT = 0 → pMOS OFF, nMOS ON) 2NAND Gate ⦁ Truth Table VINA VINB VOUT 0 0 1 0 1 1 1 0 1 1 1 0 @ VINA = 1) VINB = 0 → VOUT = 1, VINB = 1 → VOUT = 0 ⇒ NOT과 같음(VINA = 1 고정하고 NOT처럼 시뮬레이션) → nMOS c..